訂閱
糾錯
加入自媒體

新思科技為人工智能、圖形和處理器設計提供快100倍的形式化驗證收斂工具

2019-06-26 10:02
美通社
關注

重點:

VC Formal數(shù)據(jù)通路驗證應用基于形式化方法學,在C/C++算法和RTL設計實現(xiàn)之間的一致性檢查方面比傳統(tǒng)技術提高了100多倍。

采用芯片業(yè)界公認的的HECTOR先進技術,并且集成了以Verdi界面為基礎的VC Formal的多樣化調(diào)試功能

新思科技(Synopsys, Inc.,納斯達克股票代碼:SNPS)近日推出了數(shù)據(jù)通路驗證(DPV)應用,這是其VC Formal®解決方案的一部分。數(shù)據(jù)通路驗證應用采用芯片業(yè)界公認的HECTOR?先進技術,在設計和驗證周期內(nèi)為廣大的數(shù)據(jù)通路密集型設計用戶提供完備的形式化驗證收斂。該應用基于形式化方法學,其在C/C++算法和RTL設計實現(xiàn)之間的一致性檢查上比傳統(tǒng)的復雜芯片系統(tǒng)(SoC)設計技術快100多倍,并且支持遍歷式驗證確保設計的正確性,以前的仿真方案是無法做到的。

三星奧斯汀研發(fā)中心(SARC)和高級計算實驗室GPU/CPU團隊驗證負責人Xiushan Feng表示:“我們的使命是為移動SoC應用開發(fā)高質量的CPU、GPU和系統(tǒng)IP,這就要求在非常緊的時間內(nèi)實現(xiàn)具有高度競爭力的功能、卓越的整體性能和極低的功耗。C/C++算法與具體RTL設計實現(xiàn)的一致性形式化方法學為我們以數(shù)據(jù)通路為主的設計提供完備的驗證,以便在幾分鐘內(nèi)有效地發(fā)現(xiàn)很多極端應用場景下觸發(fā)的設計錯誤,而使用其他傳統(tǒng)仿真技術是不可能做到的。VC Formal的HECTOR技術提供同類最佳的表現(xiàn)和結果質量,能夠成功減少傳統(tǒng)仿真工作量,并幫助在設計中捕獲30多個RTL錯誤!

人工智能(AI)、圖形和處理器設計涉及復雜的算法功能模塊,其數(shù)據(jù)通路量很大,需要用C/C++等高級語言對它們的行為進行建模。這些設計所實現(xiàn)的RTL因此需要與其對應的C/C++模型進行功能等價性驗證。VC Formal與Verdi®自動調(diào)試系統(tǒng)的內(nèi)在集成使設計和驗證團隊能夠輕松地使用形式化驗證技術和自動對形式化結果根源分析功能。此外,VCS在VC Formal中的內(nèi)在集成便于將形式化分析融入到現(xiàn)有的驗證環(huán)境中。

數(shù)據(jù)通路驗證應用加入了不斷增長的VC Formal應用組合中,其還包括屬性驗證(FPV)、時序電路等價驗證(SEQ)、寄存器驗證(FRV)、形式化覆蓋分析器(FCA)、連接性檢查(CC)、X-Propogation檢查(FXP)、形式化Testbench分析器(FTA)、屬性自動提取(AEP)和回歸模式加速器(RMA)。

新思科技芯片驗證事業(yè)部高級副總裁Ajay Singh表示:“越來越多的數(shù)據(jù)通路密集型設計需要專門的數(shù)據(jù)通路驗證技術來實現(xiàn)更快的驗證收斂。我們長期以來一直與業(yè)界領頭羊合作,為先進的SoC提供全面的驗證解決方案。我們在數(shù)據(jù)通路驗證技術上的投資能夠更快地幫助用戶完成算法驗證,并加快其芯片產(chǎn)品上市時間!

供貨

VC Formal 數(shù)據(jù)通路驗證應用現(xiàn)已上市。

聲明: 本文系OFweek根據(jù)授權轉載自其它媒體或授權刊載,目的在于信息傳遞,并不代表本站贊同其觀點和對其真實性負責,如有新聞稿件和圖片作品的內(nèi)容、版權以及其它問題的,請聯(lián)系我們。

發(fā)表評論

0條評論,0人參與

請輸入評論內(nèi)容...

請輸入評論/評論長度6~500個字

您提交的評論過于頻繁,請輸入驗證碼繼續(xù)

暫無評論

暫無評論

    掃碼關注公眾號
    OFweek人工智能網(wǎng)
    獲取更多精彩內(nèi)容
    文章糾錯
    x
    *文字標題:
    *糾錯內(nèi)容:
    聯(lián)系郵箱:
    *驗 證 碼:

    粵公網(wǎng)安備 44030502002758號